降低測(cè)量噪聲的五大技巧
測(cè)量噪聲是影響信號(hào)采集精度的重要因素之一,電場(chǎng)、磁場(chǎng)、無線電波等噪聲源在測(cè)量時(shí)都會(huì)大幅度影響測(cè)試結(jié)果,因此降低測(cè)量噪聲成為工程領(lǐng)域的當(dāng)務(wù)之急;本講座中NI資深工程師將為您解讀有效降低測(cè)量噪聲的五大技巧,從合理的屏蔽、隔離技術(shù)到新興的替代技術(shù),從而保證您測(cè)試測(cè)量應(yīng)用的成功。
LabVIEW硬件對(duì)象之“連連看”
作為L(zhǎng)abVIEW的編程能手,您是否知道LabVIEW代碼并不僅僅只能在PC上運(yùn)行?您是否希望擴(kuò)展您的LabVIEW應(yīng)用到手持式設(shè)備,確定性控制以及嵌入式開發(fā)領(lǐng)域?“將LabVIEW代碼編譯下載到硬件”是第一代LabVIEW開發(fā)者的夢(mèng)想,經(jīng)過20多年的持續(xù)創(chuàng)新,夢(mèng)想已經(jīng)成為現(xiàn)實(shí),留待今天的你們一起見證!
多核技術(shù)下LabVIEW編程的參考模式
多核時(shí)代已經(jīng)來臨,如何通過并行的編程方式實(shí)現(xiàn)運(yùn)算性能的最優(yōu)化,這是很多工程與應(yīng)用人員需要跨越的一道難題。LabVIEW憑借其自身的并行特性,可以在系統(tǒng)架構(gòu)層面幫助您實(shí)現(xiàn)任務(wù)并行、數(shù)據(jù)并行以及流水線式編程模式,從而成功高效地利用多核技術(shù),迎接未來的挑戰(zhàn)。
從PXI背板到GPS——確保測(cè)量的同步性
測(cè)試測(cè)量的同步性能是保證精度與實(shí)現(xiàn)分布式應(yīng)用的重要因素。無論是單板卡多個(gè)通道間,還是PXI機(jī)箱內(nèi)多塊板卡的同步,乃至分布于全球的多個(gè)PXI機(jī)箱間的同步采集,都離不開定時(shí)與同步的技術(shù)。本次講座將為您詳細(xì)分析這些可用的同步技術(shù),以及如何有效地將它們應(yīng)用到實(shí)際的測(cè)控項(xiàng)目中。無論相隔多遠(yuǎn),30ns的同步精度是您的目標(biāo)!
提升您的PID控制能力
工業(yè)控制領(lǐng)域?qū)τ赑ID控制算法的使用最為普遍,然而它本身存在一定的缺陷,例如參數(shù)的整定就一直是工程師最為頭疼的過程,需要大量實(shí)際經(jīng)驗(yàn);除此之外,在復(fù)雜系統(tǒng)面前,PID顯得更為有心無力。本講座中,NI工程師將向您詳細(xì)介紹大幅度提升控制系統(tǒng)性能的獨(dú)家秘技,獨(dú)步超越傳統(tǒng)PID算法。
機(jī)器狀態(tài)監(jiān)測(cè)的高級(jí)算法及實(shí)現(xiàn)
近年,機(jī)器狀態(tài)監(jiān)測(cè)(MCM)技術(shù)取得矚目發(fā)展。充分使用設(shè)備、盡量減少和縮短停機(jī)時(shí)間,延長(zhǎng)設(shè)備的服役期,將計(jì)劃性強(qiáng)制修改為預(yù)知維修,這些措施已經(jīng)越來越成為人們共識(shí)。LabVIEW聲音振動(dòng)套件為MCM技術(shù)實(shí)現(xiàn)了從感性到理性的飛躍,如果你想了解它是如何成功解決MCM中的各種問題,那么參與本講座,與我們一通聆聽機(jī)器內(nèi)心深處的告白。
基于FPGA的嵌入式應(yīng)用
FPGA技術(shù)對(duì)于輸入輸出、并行性、可靠性以及實(shí)時(shí)性的出色性能使得它在嵌入式系統(tǒng)中的應(yīng)用日益廣泛;然而如何使用FPGA一直存在著一定瓶頸,包括了軟件編程、硬件設(shè)計(jì)、系統(tǒng)集成等多個(gè)方面。本講座中,您將學(xué)習(xí)到如何通過商業(yè)化平臺(tái)快速構(gòu)建基于FPGA的嵌入式應(yīng)用,包括高速控制、智能DAQ、數(shù)字通信以及自定義協(xié)議等。 |